第472頁,共714頁 第一第一 ... 372422462470471472473474482522572 ... 最後最後
顯示結果從 4,711 到 4,720 共計 7137 條
  1. #4711
    註冊日期
    2018-05-22
    文章
    36
    Thanks
    415
    Thanked 116 Times in 34 Posts

    預設

    露天賣家昨晚回台灣,忍不住先跑去拿光碟機.
    今天先試著rip一張,果然差別好大呀.......
    唉,不聽教授言,多一件3C垃圾在眼前..........
    只是有一個小問題,那就是eac原本就一樣設置高品質轉檔.
    原來只能最快約3倍速轉檔,新的S11J竟然30幾將近40倍速在跑
    一張唱片一下子就跑完了
    想請問教授或各位先進這樣正常嗎?
    抑或者是有其他設定需要設定讓光碟機不要跑這麼快?
    感謝回覆

    Ian's FIFO 萬歲 +1

  2. The Following 2 Users Say Thank You to chrischang0624 For This Useful Post:


  3. #4712
    註冊日期
    2007-09-12
    文章
    4,542
    Thanks
    3,509
    Thanked 5,476 Times in 1,850 Posts

    預設

    引用 作者: chinpunto 查看文章
    請問有同好研究過歌詩德 U16 DDC嗎? 看來有點像Ian FIFO的架構。[恕刪]
    前面 gangster.tank 簡單說了,我再補充一點我的猜想:

    我在猜啦!usb ddc如果做成像 Ian's FIFO 一樣,那麼唯一會干擾它的就是從 usb ddc到 dac的這條數位線。但是!這條數位線會非常敏感,可能連壓一張紙、聲音就會改變;也有可能類比端的某些特性,直接干擾這條數位線,導致明明播放系統應沒差、結果因為播放系統干擾了dac、再逆向干擾數位線,導致這下子不同的數位播放系統變成有差異了?
    (當然我先不討論從usb訊號編碼成spdif本身的轉換損失,再加上dac端從spdif解碼成i2s的轉換損失)

    所以Ian's FIFO必需離dac晶片無限近,理由正因如此。

    不過,邏輯上如果 usb ddc可以做到『供電無限大』與『時脈無限準』,那麼的確可以成為現階段最好的 usb ddc並且打敗我高舉的DT2,但是..............

    但是這個U16第一就是死在使用線性電源,所以致命之一;再者,使用單獨一個FPGA來計算並合成SPDIF、使用第二個FPGA來計算22倍數的時脈、使用第三個FPGA來計算24倍數的時脈、.....理論上都比 DT2 更先進!但是看到FPGA本身的供電水準.......大概又是致命之二。

    然後可以外接10M的時鐘?理論上得透過某個FPGA合成22或24的時脈,但是這明顯是為了調音而存在,不是為了HI-FI而存在,這又是致命之三。

    所以依我的猜想,這個 USB DDC應該是打不贏 DT2;看看有誰要測試能不能打我的臉?我己經不想試了,都是Ian's FIFO害的啦!......

    引用 作者: chrischang0624 查看文章
    露天賣家昨晚回台灣,忍不住先跑去拿光碟機.
    今天先試著rip一張,果然差別好大呀.......
    唉,不聽教授言,多一件3C垃圾在眼前..........
    只是有一個小問題,那就是eac原本就一樣設置高品質轉檔.
    原來只能最快約3倍速轉檔,新的S11J竟然30幾將近40倍速在跑
    一張唱片一下子就跑完了
    想請問教授或各位先進這樣正常嗎?
    抑或者是有其他設定需要設定讓光碟機不要跑這麼快?
    感謝回覆
    Ian's FIFO 萬歲 +1
    先等一下,你們是用什麼播放系統?怎麼RIP差異的問題會這麼強烈??要記住喔!新台幣三十萬元以下的音響系統,很容易分辨RIP差異的話,是數位播放系統太差!而不是音響系統很正確喔!!甚至我的經驗是,中頻過份突出的音響系統,RIP差異也會變大。

    我要強調一下,當P900系統發現RIP差異現象時,我也發現在JPLAY H模式下RIP差異現象極端減小,然後P900系統想出辦法減小RIP差異,我則是覺得不重要不去理了......那時我的音響系統大概約十萬元。後來又升級到PEL KANTOR,己經是五十萬元系統了,RIP差異還是小到不想理會。直到現在升級成兩百萬元系統了,RIP差異又大到讓我吐血了.........

    因此能夠分辨出明顯的RIP差異,絕對不是好事喔!這個要請大家小心走偏了.........

    再者,光碟跑太快的確不大好,但是怎麼設定?幾天再說,現在我人不在RIP專用的電腦旁.....
    此篇文章於 2019-02-17 10:06 PM 被 psycho 編輯。

  4. The Following 4 Users Say Thank You to psycho For This Useful Post:


  5. #4713
    註冊日期
    2018-05-22
    文章
    36
    Thanks
    415
    Thanked 116 Times in 34 Posts

    預設

    引用 作者: psycho 查看文章

    恕刪..............

    先等一下,你們是用什麼播放系統?怎麼RIP差異的問題會這麼強烈??要記住喔!新台幣三十萬元以下的音響系統,很容易分辨RIP差異的話,是數位播放系統太差!而不是音響系統很正確喔!!甚至我的經驗是,中頻過份突出的音響系統,RIP差異也會變大。

    我要強調一下,當P900系統發現RIP差異現象時,我也發現在JPLAY H模式下RIP差異現象極端減小,然後P900系統想出辦法減小RIP差異,我則是覺得不重要不去理了......那時我的音響系統大概約十萬元。後來又升級到PEL KANTOR,己經是五十萬元系統了,RIP差異還是小到不想理會。直到現在升級成兩百萬元系統了,RIP差異又大到讓我吐血了.........

    因此能夠分辨出明顯的RIP差異,絕對不是好事喔!這個要請大家小心走偏了.........

    再者,光碟跑太快的確不大好,但是怎麼設定?幾天再說,現在我人不在RIP專用的電腦旁.....
    感謝教授回覆
    小弟現在的撥放系統是去年底自組的2台技嘉X299播雙機JPLAY(灌gangster.tank大大牌CANDY10),電供2顆1600W(嗯嗯,覺得海盜船放在AUDIO PC比較好聽),網路用教授推薦的淘寶牌黃黃粗粗的網路線,完整U3TT方案(燒掉的2顆長芯盛有補上,外加5渦輪(顆)的BC大推薦牌電容)接第N顆(記不得燒掉幾顆了)DT2接時鐘給DAC………………
    若有需要改進請指正.
    目前聽感覺得是清晰度,深度,立體感提升很多,音質稍微變燥.
    小弟是歸咎於以前懶惰,買個幾百元的藍光接NOTEBOOK就給它RIP下企了.
    這次光碟機有接1000W電供加電容,接在AUDIO PC的HUB後面.
    不確定是不是教授說的中頻過份突出的音響系統…….當然最重要的是小弟也想慢慢培養教授一再提到的正確音響聽感,所以在此厚顏跟教授請求下次若是教授家有舉行音樂會的話留個角落讓小弟旁聽吸收知識……

  6. The Following 2 Users Say Thank You to chrischang0624 For This Useful Post:


  7. #4714
    註冊日期
    2018-05-22
    文章
    36
    Thanks
    415
    Thanked 116 Times in 34 Posts

    預設

    關於光碟機讀取速度小弟先照以下連結設定,EAC平均讀取速度有降到大約5倍了
    https://usedvd.wordpress.com/2018/01...8%AC%E8%A9%A6/

    若有錯處或需改進請指正,謝謝

  8. The Following User Says Thank You to chrischang0624 For This Useful Post:


  9. #4715
    註冊日期
    2011-07-05
    文章
    42
    Thanks
    48
    Thanked 6 Times in 4 Posts

    預設

    再請問一下,那出LANs FIFO的資料要再經dac處理?若是是處理哪個部分?

    引用 作者: bchsieh 查看文章
    233233兄您好,這兩個是完全不同的東西。

    Ian's FIFO是對I2S訊號做處理,先把時鐘去掉,把資料丟進緩衝區,做電氣隔離,然後再以新的時鐘同步資料之後輸出,直接送進DAC晶片。

    MUTEC MC-3 USB+之類的機器市面上已經有很多。
    先不論裡面的時鐘有多好,光是輸出SPDIF或是AES/EBU,就已經開始引入data dependent jitter了,
    更不用說中間還需要經過長長的數位線、DAC機器內的數位接收晶片等等關卡,每一關都會再次引入jitter,
    再加上沒有電氣隔離,根本完全是不同等級的東西。
    此篇文章於 2019-02-18 04:12 AM 被 233233 編輯。

  10. #4716
    註冊日期
    2011-07-05
    文章
    42
    Thanks
    48
    Thanked 6 Times in 4 Posts

    預設

    所以時鐘部分是只要LANs fifo端處理好还是fifo 和dac部分都要,有何差異?問題很多,感恩!
    引用 作者: bchsieh 查看文章
    233233兄您好,這兩個是完全不同的東西。

    Ian's FIFO是對I2S訊號做處理,先把時鐘去掉,把資料丟進緩衝區,做電氣隔離,然後再以新的時鐘同步資料之後輸出,直接送進DAC晶片。

    MUTEC MC-3 USB+之類的機器市面上已經有很多。
    先不論裡面的時鐘有多好,光是輸出SPDIF或是AES/EBU,就已經開始引入data dependent jitter了,
    更不用說中間還需要經過長長的數位線、DAC機器內的數位接收晶片等等關卡,每一關都會再次引入jitter,
    再加上沒有電氣隔離,根本完全是不同等級的東西。

  11. #4717
    註冊日期
    2011-07-05
    文章
    42
    Thanks
    48
    Thanked 6 Times in 4 Posts

    預設

    能比MUTEC MC-3 USB+ 正確傳輸價格更合理,很棒的硬體。
    引用 作者: bchsieh 查看文章
    233233兄您好,這兩個是完全不同的東西。

    Ian's FIFO是對I2S訊號做處理,先把時鐘去掉,把資料丟進緩衝區,做電氣隔離,然後再以新的時鐘同步資料之後輸出,直接送進DAC晶片。

    MUTEC MC-3 USB+之類的機器市面上已經有很多。
    先不論裡面的時鐘有多好,光是輸出SPDIF或是AES/EBU,就已經開始引入data dependent jitter了,
    更不用說中間還需要經過長長的數位線、DAC機器內的數位接收晶片等等關卡,每一關都會再次引入jitter,
    再加上沒有電氣隔離,根本完全是不同等級的東西。

  12. #4718
    註冊日期
    2011-07-05
    文章
    42
    Thanks
    48
    Thanked 6 Times in 4 Posts

    預設

    目前DDC使用數字時代2. 就是在找可取代它更好、更正確傳输的方式。感謝!

    引用 作者: chinpunto 查看文章
    請問有同好研究過歌詩德 U16 DDC嗎? 看來有點像Ian FIFO的架構。
    采用了128MB的SDRAM作为系统缓存和数字音频处理FIFO。
    其中大部分空间是给USB界面主控IC内部调度使用,尽量留足冗余空间,
    保证主控IC内部除去USB音频界面功能之外的其他业务逻辑运作不会干扰到数字音频处理流程。
    为了实现最佳的数字音频性能,数字音频处理FIFO容量被精简到最小,以保证最低延迟和抖动性能;

  13. #4719
    註冊日期
    2011-07-05
    文章
    42
    Thanks
    48
    Thanked 6 Times in 4 Posts

    預設

    可以這樣說嗎?LANs fifo等於 有i2s輸出的ddc 但少掉傳輸線所產生的jitter?fifo 連接DAC前則用最短線路連接(應該就裝在dac盒内),這樣理解對嗎?
    引用 作者: bchsieh 查看文章
    233233兄您好,這兩個是完全不同的東西。

    Ian's FIFO是對I2S訊號做處理,先把時鐘去掉,把資料丟進緩衝區,做電氣隔離,然後再以新的時鐘同步資料之後輸出,直接送進DAC晶片。

    MUTEC MC-3 USB+之類的機器市面上已經有很多。
    先不論裡面的時鐘有多好,光是輸出SPDIF或是AES/EBU,就已經開始引入data dependent jitter了,
    更不用說中間還需要經過長長的數位線、DAC機器內的數位接收晶片等等關卡,每一關都會再次引入jitter,
    再加上沒有電氣隔離,根本完全是不同等級的東西。

  14. #4720
    註冊日期
    2010-06-02
    文章
    356
    Thanks
    341
    Thanked 312 Times in 137 Posts

    預設

    引用 作者: bchsieh 查看文章
    ......

    Ian's FIFO是對I2S訊號做處理,先把時鐘去掉,把資料丟進緩衝區,做電氣隔離,然後再以新的時鐘同步資料之後輸出,直接送進DAC晶片。

    ......
    謝兄說得很簡潔, 整理一下我所理解到的這段話的重點...
    ■ I2S訊號 -> DAC晶片 -> 類比訊號
    Ian's FIFO 訴求的是對I2S訊號 [完美處理] 過後, 再以 [最短路徑] 直送給DAC晶片轉換成類比訊號. 用錯位置, 就不算是這裏討論的Ian's FIFO架構了.
    ■ 處理I2S訊號過程中, 緩衝區(buffer), 電氣隔離(去掉前端雜訊尤其是ground), 新時鐘(clock)三者都很重要. 缺了任一環節, 就不算是Ian's FIFO架構了.
    ■ 新時鐘的電源要注意, [完美處理] 很重要.
    ■ [最短路徑] 要注意, 避免雜訊干擾很重要.

    Ian's FIFO 想解決的是 [DAC晶片] 前端數位訊源的問題, 晶片後端類比訊號的再生則是音響廠商的強項.
    此篇文章於 2019-02-18 10:18 AM 被 LSP000 編輯。

  15. The Following 9 Users Say Thank You to LSP000 For This Useful Post:


發文規則

  • 不可以發表新主題
  • 不可以發表回覆
  • 不可以上傳附件
  • 不可以編輯自己的文章
  •